한국의
시간: 2026년3월31일
먹다: 208

는 CD4060B 발진기 부분과 14단 리플 캐리 바이너리 카운터를 결합한 CMOS 집적 회로입니다.이는 클록 신호를 생성하고 이를 단일 소형 장치 내에서 여러 개의 저주파 출력으로 나누도록 설계되었습니다.발진기는 RC 및 수정 구성을 모두 지원하므로 유연하고 안정적인 설계가 가능합니다.
CD4060B는 원본의 향상된 버전입니다. CD4060, 더 나은 노이즈 내성, 더 안정적인 성능 및 향상된 입력/출력 특성을 제공합니다.각 카운터 스테이지는 마스터-슬레이브 플립플롭을 사용하고 네거티브 클록 전환을 진행하여 주파수를 단계적으로 나눕니다.내장된 슈미트 트리거 입력은 느린 입력에서도 깨끗한 신호 작동을 보장합니다.
RESET 입력은 활성화되면 모든 단계를 지우고 진동을 비활성화합니다.또한 넓은 전압 범위를 지원하고 다양한 패키지 유형으로 제공됩니다.CD4060B 구매에 관심이 있으신 경우, 가격과 구입 가능 여부를 문의해 주시기 바랍니다.
| 유형 |
패키지
유형 |
핀
개수 |
설명 |
|
CD4060BE |
PDIP(플라스틱
듀얼 인라인 패키지) |
16핀 |
관통 구멍
패키지, 프로토타이핑 및 일반 사용이 용이함 |
|
CD4060BCN |
PDIP(세라믹
듀얼 인라인 패키지) |
16핀 |
밀폐형 세라믹
신뢰성이 높은 애플리케이션을 위한 패키지 |
|
CD4060BM |
SOIC(소형
개요 IC) |
16핀 |
표면 실장
컴팩트한 PCB 설계를 위한 패키지 |
|
CD4060BMT
|
TSSOP(얇은
작은 개요 패키지 축소) |
16핀 |
더 작게
공간 절약형 레이아웃을 위한 표면 실장 옵션 |
|
CD4060BNSR |
SOIC(테이프 및
릴) |
16핀 |
SOIC와 동일하지만
자동화된 조립을 위해 공급됨 |
|
CD4060BPW |
TSSOP(테이프
& 릴) |
16핀 |
TSSOP 패키지
대량 생산에 최적화된 |
|
CD4060BPWR |
TSSOP(테이프
& 릴, 릴 포장) |
16핀 |
다음에서 사용됨
릴 포장을 통한 자동화 제조 |

CD4060BE 기호

CD4060BE 설치 공간

CD4060BE 3D 모델

|
핀
아니요. |
핀
이름 |
설명 |
|
1 |
Q12 |
출력
분배기 단계(주파수 ¼4096) |
|
2 |
Q13 |
출력
분배기 단계(주파수 ¼8192) |
|
3 |
Q14 |
출력
분배기 단계(주파수 ¼16384) |
|
4 |
Q6 |
출력
분배기 단계(주파수 ¼64) |
|
5 |
Q5 |
출력
분배기 단계(주파수 ¼32) |
|
6 |
Q7 |
출력
분배기 단계(주파수 ¼128) |
|
7 |
4분기 |
출력
분배기 단계(주파수 ¼16) |
|
8 |
VSS |
접지(0V
공급) |
|
9 |
ØO(OSC 출력) |
발진기
출력 |
|
10 |
ØO(OSC 입력/출력) |
발진기
연결(외부 구성 요소와 함께 사용) |
|
11 |
ØI(OSC IN) |
발진기 입력 |
|
12 |
재설정 |
카운터 재설정
0으로 설정하고 진동을 중지합니다. |
|
13 |
Q9 |
출력
분배기 단계(주파수 ¼512) |
|
14 |
Q8 |
출력
분배기 단계(주파수 ¼256) |
|
15 |
Q10 |
출력
분배기 단계(주파수 ¼1024) |
|
16 |
VDD |
긍정적인 공급
전압 |
• CD4060
• NTE4060
• MC14060
• HCF4060
• HEF4060
• TC4060
CD4060B의 논리 다이어그램은 발진기와 리플 캐리 이진 카운터라는 두 가지 주요 섹션을 보여줍니다.왼쪽에는 외부 부품에 연결된 인버터와 논리 게이트를 사용하여 발진기가 형성됩니다.이 섹션은 전체 회로를 구동하는 안정적인 클록 신호를 생성합니다.슈미트 트리거 동작은 입력 신호를 정리하는 데 도움이 되어 신호가 느리거나 잡음이 있는 경우에도 안정적인 스위칭을 보장합니다.

그런 다음 클록 신호는 FF1부터 시작하는 플립플롭 체인으로 공급됩니다.각 플립플롭은 주파수를 2로 나누고 한 단계의 출력이 다음 단계의 입력이 됩니다.이는 파급 효과를 만들어 Q4~Q14와 같은 여러 분할 출력을 생성합니다.RESET 라인은 모든 단계를 무시하여 출력을 0으로 만들고 계산 프로세스를 중지합니다.

CD4060B의 기능 블록 다이어그램은 발진기와 14단계 리플 캐리 바이너리 카운터를 결합한 단일 통합 시스템을 보여줍니다.핀 ØI, ØO 및 외부 구성 요소를 통해 연결된 발진기 섹션은 내부 카운터를 구동하는 클록 신호를 생성합니다.이 클록은 전체 장치의 주요 타이밍 소스입니다.
생성된 클럭 신호는 카운터 블록으로 전달되어 단계적으로 나누어집니다.각 출력 핀(Q4~Q14)은 서로 다른 분할 주파수를 제공하여 하나의 입력 소스에서 여러 타이밍 신호를 허용합니다.RESET 핀(R)은 활성화되면 모든 출력을 0으로 지워 전체 카운터를 제어합니다.VDD와 VSS를 통해 전원이 공급되므로 오실레이터와 카운터 부분 모두 안정적으로 작동할 수 있습니다.
|
매개변수 |
사양 |
|
IC 유형 |
CMOS 14단
발진기가 있는 리플 캐리 이진 카운터 |
|
공급 전압
(VDD) |
3~20V |
|
입력 전압
범위 |
0V~VDD |
|
출력 전압 |
0V ~ VDD |
|
최대 클럭
빈도 |
~12MHz
(일반적으로 VDD에 따라 다름) |
|
발진기 유형 |
RC 또는 크리스탈 |
|
수
카운터 스테이지 |
14단계 |
|
빈도
구분 |
최대 ¼16,384 |
|
입력 유형 |
슈미트 트리거 |
|
전파
지연 |
~200ns(10V에서,
전형적인) |
|
힘
소비 |
낮음(CMOS 기반) |
|
운영 중
온도 |
-55°C ~ +125°C |
|
패키지 유형 |
딥, SOIC, TSSOP |
|
출력 유형 |
버퍼링된 CMOS
출력 |
|
재설정 기능 |
액티브 하이
재설정 |
CD4060B는 15V에서 최대 12MHz의 클록 작동을 지원하므로 빠른 타이밍 신호를 처리할 수 있습니다.따라서 성능 손실 없이 안정적이고 일관된 주파수 분할이 필요한 회로에 적합합니다.
이 장치에는 모든 카운터 단계를 한 번에 지우는 공통 재설정 입력이 포함되어 있습니다.활성화되면 모든 출력을 0으로 설정하고 회로가 알려진 상태에서 시작되도록 합니다.
IC는 완전 정적 모드에서 작동합니다. 즉, 연속 클록 없이도 상태를 유지할 수 있습니다.이를 통해 신뢰성이 향상되고 신호가 느리거나 중단되는 동안 데이터 손실 위험이 줄어듭니다.
모든 입력과 출력은 더 나은 신호 강도와 격리를 제공하기 위해 버퍼링됩니다.이를 통해 로딩 효과를 줄이고 연결된 구성 요소 간의 안정적인 통신을 보장할 수 있습니다.
입력 펄스 라인에는 슈미트 트리거 동작이 포함되어 있어 노이즈 내성이 향상됩니다.이를 통해 IC는 깨끗하고 정확한 스위칭을 유지하면서 느리거나 잡음이 많은 신호를 처리할 수 있습니다.
CD4060B는 낮은 전력 소비를 염두에 두고 설계되었으며 고전압 레벨에서 대기 전류에 대해 테스트되었습니다.이는 장기간의 저전력 작동에 효율적입니다.
IC는 다양한 전압 레벨에 걸쳐 표준화되고 대칭적인 출력 특성을 제공합니다.이는 디지털 회로의 균형 잡힌 성능과 예측 가능한 동작을 보장합니다.
5V, 10V, 15V 작동과 같은 다양한 매개변수 정격을 지원합니다.이러한 유연성 덕분에 다양한 전력 요구 사항을 갖춘 광범위한 회로 설계에 사용할 수 있습니다.
발진기 섹션에는 모든 활성 구성 요소가 칩에 포함되어 있으며 RC 및 크리스털 구성을 모두 지원합니다.RC 발진기 주파수는 15V에서 최소 약 690kHz에 도달하여 안정적인 발진을 달성할 수 있습니다.
이 회로의 CD4060B는 내부 발진기 섹션을 통해 클럭 펄스를 생성하여 타이머로 작동합니다.발진기 핀에 연결된 저항기와 커패시터를 포함한 타이밍 구성 요소는 발진 주파수를 제어합니다.이 주파수는 내부 14단계 카운터가 얼마나 빨리 진행되는지를 결정합니다.재설정 네트워크는 전원이 공급될 때 카운터가 0부터 시작하도록 보장하여 안정적이고 예측 가능한 타이밍 시퀀스를 제공합니다.

클럭 펄스가 생성됨에 따라 카운터 스테이지는 주파수를 나누고 다른 핀에서 지연된 출력을 생성합니다.선택된 출력 중 하나는 저항기를 통해 라우팅되어 스위치 역할을 하는 트랜지스터를 구동합니다.특정 카운트 이후 선택한 출력이 높아지면 트랜지스터가 켜지고 전류가 릴레이 코일을 통해 흐르게 됩니다.
그런 다음 릴레이는 외부 부하를 활성화하고 다이오드는 전압 스파이크로부터 회로를 보호합니다.제어 스위치를 사용하면 시작 및 중지 기능이 가능하므로 회로가 안정적이고 관리하기 쉽습니다.
• 디지털 시계
• 알람 타이머
• 주파수 분배 시스템
• 시간 지연 컨트롤러
• 발진기 기반 타이밍 회로
• LED 점멸 시스템
• 산업용 타이밍 제어 시스템
• 모터 제어 타이밍 회로
• 펄스 생성 시스템
• 전원 켜기 지연 회로
• 워치독 타이머
• 순차 타이밍 컨트롤러

CD4060B는 발진기와 다단계 카운터를 단일 장치에 통합합니다.기존 CD4060보다 향상된 디자인으로 다양한 회로 조건에서 더 나은 안정성, 잡음 내성 및 전반적인 성능을 보장합니다.유연한 구성 옵션, 다중 출력 분할 및 강력한 전기적 특성을 통해 정확한 타이밍 신호를 생성하기 위한 실용적인 솔루션을 제공합니다.CD4060B는 컴팩트하고 효과적인 타이밍 및 주파수 분할 구성 요소를 찾는 모든 사람에게 신뢰할 수 있는 선택입니다.
출력 주파수는 발진기 주파수를 2ⁿ로 나눈 값입니다. 여기서 n은 스테이지 번호(Q4~Q14)입니다.
It clears all counter outputs to zero and stops oscillation when held HIGH.
표준 RC 타이밍 공식이나 데이터시트 지침을 사용하여 원하는 주파수를 기준으로 저항기와 커패시터 값을 선택하세요.
아니요. 클록 신호를 생성하려면 외부 RC 또는 크리스털 구성 요소가 필요합니다.
작동이 불안정해질 수 있습니다.이는 정의된 논리 레벨에 연결되어야 합니다.
정확도는 발진기 유형에 따라 다릅니다.크리스탈은 RC보다 더 높은 정밀도를 제공합니다.
이러한 스테이지는 내부에 있으며 IC 설계를 단순화하기 위해 외부에서는 사용할 수 없습니다.
예, 오실레이터 입력 핀에 외부 클럭을 적용하면 됩니다.
RC는 간단하고 저렴한 반면 크리스탈은 더 나은 안정성과 정확성을 제공합니다.
CAP CER 3300PF 50V C0G 0603
CAP CER 47PF 25V C0G/NP0 0402
CAP CER 22PF 25V NP0 0603
IC ADC 24BIT SIGMA-DELTA 16SSOP
IC TELECOM INTERFACE 38TSSOP
RES SMD 750K OHM 0.5% 1/4W 1206
IC RF AMP VSAT 2GHZ-20GHZ DIE
FIXED IND 100NH 200MA 1.25OHM SM
IGBT Modules
K7Q161852A-FC16 Original
Panason TQFP
SPHE1502A-DRNK SUNPLUS
IDT72T18115L10BB IDT



